公告摘要
项目编号-
预算金额-
招标公司东南大学
招标联系人-
中标联系人-
公告正文

东南大学 - 竞价结果详情 (CB102862019002485)

发布时间: 2019-11-15 10:04

基本信息:
申购单主题: SDN智能高速网络验证平台,通讯实验子板
申购单类型: 竞价类
设备类别: 专业设备
使用币种: 人民币
竞价开始时间: 2019-11-15 10:04
竞价结束时间: 2019-11-19 09:59 竞价已结束
申购备注: 创客中心实验器材补充
申购设备详情:
中标供应商 设备名称 数量 单位 品牌 型号 是否标配 售后服务 规格配置 中标单价 报价说明 中标理由
上海梭鱼智能科技有限公司 SDN智能高速网络验证平台 2 Digilent NetFPGA-SUME(Virtex-7) 按行业标准提供服务 1. 芯片:Xilinx Virtex-7 XC7V690T; 可支持FPGA配置的Xilinx CPLD XC2C512 2. 板载存储:2x4GB DDR3 SODIMM (MT8KTF51264Hz-1G9E1);3xX36 72Mbits QDR II SRAM;2x512Mbits Micron StrataFlash(PC28F512G18A) 3. 通讯接口:PCI-E Gen3 x8 支持 8Gbps;4个SFP+接口(4个RocketIO GTH收发器),支持10Gbps;USB-UART接口,支持USB-Jtag功能编程下载;Jtag接口;I2C Pmod接口 4. 扩展接口:QTH连接器(8个RocketIO GTH收发器);1个HPC FMC连接器(10个RocketIO GTH收发器);1个12Pin Pmod连接器;2个SATA-III接口。 5. 附件:Micro USB线缆、Jtag-HS2烧录器、6+2Pin 12V专用电源16G TF卡。 6. GiHub项目支持、剑桥大学、斯坦福大学相关论文资料 37950.0 综合低价原则
上海梭鱼智能科技有限公司 通讯实验子板 10 Digilent ComLab Module 按行业标准提供服务 1. 适配Analog Discovery Studio,子板包含FPGA开发板,支持通信原理、数字信号处理、信号与系统的实验。 2. 核心参数: 芯片:XILINX Artix-7 FPGA XC7A100T-1CSG324C 板载存储器:128MB DDR2和串行闪存 4通道8位最高达200Ksps的串行ADC(可选10位、12位ADC) 4通道8位特最高达30Msps的串行DAC(可选10位、12位DAC) 提供ADC和DAC芯片输入/输出端的SMA接口 提供ADC和DAC芯片2*2 IO测试接口 3. 实验项目 实验一基于ROM的信号发生器设计(含DAC驱动) 实验二利用正弦信号拟合方波信号 实验三其它信号的设计与实现 实验四基于DDS的信号发生器设计 实验五抽样定理验证(含ADC驱动) 实验六信号的卷积 实验七 FFT与IFFT 实验八FIR滤波器的设计与实现 实验九信道仿真实验(含:AMGN信道、频率选择性衰落信道) 实验十 AM通信系统的设计与实现 实验十一 DSB通信系统的设计与实现 实验十二 SSB通信系统的设计与实现 实验十三 NBFM通信系统的设计与实现 实验十四数字基带码序列实验(含:单/双极性码、差分编码) 实验十五 2ASK通信系统的设计与实现 实验十六 2FSK通信系统的设计与实现 实验十七 2PSK通信系统的设计与实现(含:眼图) 实验十八 2DPSK通信系统的设计与实现 实验十九 QPSK通信系统的设计与实现 实验二十 16QAM通信系统的设计与实现 实验二十一 MSK通信系统的设计与实现 实验二十二直接序列扩频通信系统的设计与实现 实验二十三差错控制编码——(7,4)线性分组码 实验二十四差错控制编码——(7,3)循环码 4. 结构:板磁吸式结构及亚克力底板 6. 软件环境要求: MATLAB(含SIMULINK XILINX BLOCKSET授权) VIVADO2017.2/ISE14.7(含System Generator for DSP授权) 注:License需客户自行准备 7. 提供电子版实验指导书,实验参考代码 3980.0 综合低价原则
返回顶部