公告摘要
项目编号-
预算金额-
招标公司-
招标联系人-
标书截止时间-
投标截止时间-
公告正文

网络通信与安全紫金山实验室 - 竞价公告 (CBPMLABS2023000121)
发布时间:2023-06-12 16:04:42 截止时间:2023-06-15 16:14:17
基本信息:
申购主题:SGKY20230500101-FPGA板卡和AD/DA子卡
报价要求:国产含税
发票类型:增值税专用发票
付款方式:货到验收合格后付款
送货时间:合同签订后3天内送达
安装要求:免费上门安装(含材料费)
预算:****** 人民币

收货地址:江苏省/南京市/江宁区/****
备注说明:
采购明细:
序号
采购内容
数量/计量单位
预算单价
品牌
型号
规格参数
质保及售后服务
附件

1
FACE-VUP大规模原型验证平台
1/套

RJIBI
FACE-VUP-13B
一、配件包含:
1、FACE-VUP主板
2、电源适配器
3、用户手册
4、原理图
5、参考设计资料包
6、其他线缆
二、参数配置:
平台主器件:XILINX XCVU13P-2FHGB2104;
接口外设:
1、内存:DDR4 SODIMM 8GB 1个
2、配置存储:Dual QSPI Flash3、光接口:SFP+ 4个
4、光接口:QSFP28 2个5、USB-UART接口
6、IPASS接口(可通过Cable实现PCIe连接)
7、扩展IO:FMC-HPC扩展连接器 4个8、时钟:板载可配置时钟源提供10路可配置时钟
按行业标准提供售后服务

2
高速采集卡
2/pcs

RJIBI
FACE-FMC123
一、配件包含:
1、FACE-FMC123板卡
2、用户手册
3、原理图
4、测试工程资料二、参数配置:
(1) 标准FMC子卡,符合VITA57.1规范;
(2) 前面板6个SSMC连接器,射频连接器支持12.4GHz信号频率;
(3) 2路模拟信号输入、2路模拟信号输出、1路外时钟、1路触发(输入或输出);
(4) ADC性能指标(AD9208)
 采样率最大支持3.1GSPS;
 JESD204B(子类1)编码数字输出,最高支持16Gbps/lane;
 SNR;57.2dBFS@2.6GHz,-2dBFS amplitude;
 SFDR:70dBFS@2.6GHz,-2dBFS amplitude;
 噪声密度:-152dBFS/Hz;
 9GHz模拟输入全功率带宽(-3dB);
 交流耦合输入;
(5) DAC性能指标(AD9172)
 每个RF DAC具有3个可旁路复用数据输入通道;
 每个输入通道的最大复用数据输入速率可达1.54GSPS;
 每个输入通道具有1个独立的NCO;
 支持8线、15.4GSPS JESD204B接口;
 支持12.6GSPS DAC更新率;
 交流耦合输出;
(6) 高性能时钟管理芯片HMC7044:
 板载一片100MHz VCXO:CVHD-950-100MHz;
 板载一片200MHz LVDS本地参考时钟输入;
 支持外参考时钟输入;
(7)必须提供与XCVU13P主板配套使用的完整案例工程,并提供255MHz、765MHz、900MHz、1200MHz等单频输入测试数据,输入幅度在-2dBFs和-9dBFS;提供(1) Fin1=712MHz、Fin2=717MHz,Ain1=Ain2=-8.0dBFs等系列要求的双音输入测试数据。
按行业标准提供售后服务


返回顶部