招标
时频同步装备研发测试系统 澄清公告
金额
-
项目地址
河北省
发布时间
2024/09/25
公告摘要
项目编号-
预算金额-
招标公司-
招标联系人-
标书截止时间-
投标截止时间2024/10/10
公告正文

时频同步装备研发测试系统 澄清公告

答疑澄清

答疑澄清时间:2024年09月25日 00:00
答疑澄清与修改的主要内容:
  标段名称:时频同步装备研发 测试系统

1. 2.2.1 TSN交换机主要指标第a)条,改为“支持不少于8个1Gbit/s的以太网电接口”,原来为“支持不少于12个”;

2. 2.2.1 TSN交换机主要指标第b)条,改为“支持802.1Qch”,原来为QCH;

3. 2.2.1 TSN交换机主要指标第c),改为支持802.1AS-2020全局时间同步”,原来为“支持全局时间同步”;

4. 2.2.2 TSN终端主要指标第b)条,改为“支持802.1Qch”,原来为QCH;

5. 2.2.2 TSN终端主要指标第c),改为支持802.1AS-2020全局时间同步”,原来为“支持全局时间同步”

6. 2.2.2 TSN终端主要指标第e),改为“支持的发送、接收时间精准控制不超过50us,延时抖动越小者优先”,原来为“支持的发送时间精准控制不超过50us”

7. 2.2.2 TSN终端主要指标第g),去掉提供源码者优先;

8. 2.2.4 TSN测试仪主要指标第b),改为支持802.1AS-2020时间同步,精度优于200ns”,原来为“支持时间同步精度优于200ns”;

9. 增加2.2.4 TSN测试仪主要指标第d)条“支持802.1Qch、802.1Qbv、802.1CB等TSN规范,其他TSN标准的测试支持越多者优先”;

10. 修改2.2.7精密时间分析仪主要指标b),增加“支持NTP压力及安全性测试优先”;

11. 修改2.3接口要求第一行,“时间触发以太网开发套件提供FPGA原理图、IP及SDK”,原来为“时间触发以太网开发套件提供源码”;

12. 4交付物第(3)条改为“FPGA原理图、IP及SDK”,具体描述为“时间触发以太网开发套件1套,包含FPGA原理图、IP及SDK”,原来为源码。


投标文件递交的截止时间: 2024年10月10日上午9:00,地点:河北省石家庄市桥西区新华路与靶场街交叉口西南角388号华业大厦A座1011室。 

【关闭】【打印】
返回顶部