招标
FPGA验证系统(清设比选20240290号)采购公告
金额
-
项目地址
北京市
发布时间
2024/03/15
公告摘要
公告正文
采购项目名称:FPGA验证系统
采购项目编号:清设比选20240290号
对外联系人:本项目不接受咨询
联系电话:本项目不接受咨询
采购单位:清华大学
物资名称:FPGA验证系统
采购数量:1
计量单位:台
单价:¥368450
技术参数及配置要求:1、FPGA验证板具有7.35M系统逻辑单元、891Mb内存和14,352 DSP Slice,集成双核Arm Cortex-A72 CPU和PCIe Gen5,共有558个IO和160路高速收发器,用于互联(普通IO和GTM IO)和子卡扩展,互联方式为互联线连接,互联线都是高速专用线;
2、FPGA验证板支持接DDR4,最高支持72bit 16GB内存,最高2400Mb/s;
3、6路可编程差分时钟,时钟频率可以通过Player Pro 软件配置,时钟配置范围是0.2 ~ 350MHz;
4、有多种子卡,比如MIPI套件、DDR4子卡、PCIE 5.0线缆,GPIO子卡、USB子卡等;
5、上位机软件Player Pro,Player Pro是 S2C 针对逻辑矩阵 LX, 逻辑系统 LS 和逻辑模块 LM 等原型验证平台所开发的全面设计自动化编译,调试和控制软件。主要功能包括:FPGA 设计分割与配置、远程系统监测与控制、以及多 FPGA 系统的深度调试, 进而加速系统的开发进程。我主要是用的功能有,下载bit文件,调整时钟配置,检测板子状态以及测试IO,最早我们是想用自动分割功能,但是没有成功,后来我们自己手动分割的;
6、PCIE的驱动软件,基于这个驱动软件,软件同时开发了一套调试用的软件,类似于一种脚本,自定义了一些关键字和命令结构,用于调试。
7、FPGA验证板子卡:1个MIPI套件(包括摄像头和屏幕)、1个8-Lane PCIe Gen5 线缆、1个H-PMP-GPIOE子卡、1个16GB DDR4 ECC子卡(H-PMP-DDR4)、1个H-PMP-ACMV40子卡、1个USB子卡。
详情请访问原网页!
采购项目编号:清设比选20240290号
对外联系人:本项目不接受咨询
联系电话:本项目不接受咨询
采购单位:清华大学
物资名称:FPGA验证系统
采购数量:1
计量单位:台
单价:¥368450
技术参数及配置要求:1、FPGA验证板具有7.35M系统逻辑单元、891Mb内存和14,352 DSP Slice,集成双核Arm Cortex-A72 CPU和PCIe Gen5,共有558个IO和160路高速收发器,用于互联(普通IO和GTM IO)和子卡扩展,互联方式为互联线连接,互联线都是高速专用线;
2、FPGA验证板支持接DDR4,最高支持72bit 16GB内存,最高2400Mb/s;
3、6路可编程差分时钟,时钟频率可以通过Player Pro 软件配置,时钟配置范围是0.2 ~ 350MHz;
4、有多种子卡,比如MIPI套件、DDR4子卡、PCIE 5.0线缆,GPIO子卡、USB子卡等;
5、上位机软件Player Pro,Player Pro是 S2C 针对逻辑矩阵 LX, 逻辑系统 LS 和逻辑模块 LM 等原型验证平台所开发的全面设计自动化编译,调试和控制软件。主要功能包括:FPGA 设计分割与配置、远程系统监测与控制、以及多 FPGA 系统的深度调试, 进而加速系统的开发进程。我主要是用的功能有,下载bit文件,调整时钟配置,检测板子状态以及测试IO,最早我们是想用自动分割功能,但是没有成功,后来我们自己手动分割的;
6、PCIE的驱动软件,基于这个驱动软件,软件同时开发了一套调试用的软件,类似于一种脚本,自定义了一些关键字和命令结构,用于调试。
7、FPGA验证板子卡:1个MIPI套件(包括摄像头和屏幕)、1个8-Lane PCIe Gen5 线缆、1个H-PMP-GPIOE子卡、1个16GB DDR4 ECC子卡(H-PMP-DDR4)、1个H-PMP-ACMV40子卡、1个USB子卡。
详情请访问原网页!
返回顶部