招标
某部信号处理板卡询价采购公告询价公告
金额
-
项目地址
四川省
发布时间
2022/01/14
公告摘要
项目编号2022-yjkqdl-w40105001
预算金额-
招标公司-
招标联系人-
标书截止时间2022/01/21
投标截止时间2022/01/26
公告正文
项目概况
信号处理板卡询价采购公告 采购项目的潜在供应商应在电子邮件:18174436629@139.com获取采购文件,并于2022年01月26日 11点00分(北京时间)前提交响应文件。
一、项目基本情况
项目编号:2022-YJKQDL-W40105001
项目名称:信号处理板卡询价采购公告
采购方式:询价
预算金额:0.0000000 万元(人民币)
最高限价(如有):0.0000000 万元(人民币)
采购需求:
合同履行期限:5.2.递交资质文件时间:2022年1月21日上午10点前,通过电子邮件向指定邮箱递交资质文件(18174436629@139.com)。
本项目( 不接受 )联合体投标。
二、申请人的资格要求:
1.满足《中华人民共和国政府采购法》第二十二条规定;
2.落实政府采购政策需满足的资格要求:
/
3.本项目的特定资格要求:4.1.具有独立承担民事责任的能力;4.2.具有良好的商业信誉和健全财务状况;4.3.未进入我部以及我部友邻单位招标人黑名单目录、不诚信供应商目录。
三、获取采购文件
时间:2022年01月21日 至 2022年01月21日,每天上午10:00至11:00,下午12:00至12:00。(北京时间,法定节假日除外)
地点:电子邮件:18174436629@139.com
方式:电子邮件:18174436629@139.com
售价:¥0.0 元(人民币)
四、响应文件提交
截止时间:2022年01月26日 11点00分(北京时间)
地点:电子邮件:18174436629@139.com
五、开启
无
六、公告期限
自本公告发布之日起3个工作日。
七、其他补充事宜
信号处理板卡询价采购公告
基本信息:
一、项目概要
1.项目名称:信号处理板卡。
二、主要内容
依据《中华人民共和国招标投标法》《中华人民共和国招标投标法实施条例》《中国人民解放军装备采购条例》《中国人民解放军装备采购方式与程序管理规定》《中国人民解放军竞争性装备采购管理规定》等有关法律法规要求,某部对以下项目进行询价,欢迎符合资格条件要求的单位参加。现将有关事项通知如下:
2.项目编号:2022-YJKQDL-W40105001
3.采购内容:信号处理板卡。详见附件。
供货周期:详见附件。
交货地点:四川省绵阳市。
4.投标人资格要求:
4.1.具有独立承担民事责任的能力;
4.2.具有良好的商业信誉和健全财务状况;
4.3.未进入我部以及我部友邻单位招标人黑名单目录、不诚信供应商目录。
5.询价文件发售方式和领取时间地点:
5.1.发售方式:领取询价文件前需通过邮件方式提供以下材料进行资质审查(注:所有材料需由一个PDF格式按照以下顺序涵盖,扫描件未加盖公章、字迹模糊均视为无效资质):
(1)营业执照副本复印件加盖公章;
(2)介绍信或法定代表人授权书原件;
(3)购买人或被授权人身份证复印件加盖公章;
(4)售后服务承诺(格式自拟);
(5)提供参加本次采购活动前3年内在经营活动中没有重大违法记录的书面声明。
(6)提供参加本次采购活动前近1年内的财务报表;
(7)提供近一年任意1个月的企业纳税证明文件,依法免税的应提供相应文件说明(格式自拟、复印件加盖投标人公章);
(8)提供有效截止时间前6个月内任意1个月依法缴纳社会保障资金的证明材料(缴费的银行单据或公司所在社保机构开具的证明等,自行编写无效,复印件加盖公章),(依法不需要缴纳社会保障资金的应提供相应说明文件(格式自拟));若参与询价的供应商有授权委托代理人,则必须提供供应商为其缴纳社保的证明材料并加盖投标人公章。
5.2.递交资质文件时间:2022年1月21日上午10点前,通过电子邮件向指定邮箱递交资质文件(18174436629@139.com)。
5.3.询价文件领取时间:2022年1月21日上午10:00-11:00,统一通过电子邮件向投标公司发送询价文件。
5.4.领取地点:甲方通过电子邮件发放询价文件。
6.递交报价文件时间:
公告存在中期更改风险,所以报价时间在后期发放的询价文件中明确。
7.其他要求:
7.1.存储介质免回收;
7.2.设备经安装、试验验证其技术指标满足要求。所有产品到货时,由甲乙双方共同验收。甲方认为有必要的部件,乙方须提供原厂出货单,产品序列号须与出货单一致,且检测报告须与发包参数一致,必要时甲方可要求乙方单位邀请原厂厂商共同验收,不达标的我方将作退货处理;
7.3.本次询价和合同授予以项目为单位,投标人必须就整个项目进行响应,不完整的投标将被拒绝;
7.4.本项目招标文件解释权归采购人所有;
7.5.本项目相关信息在全军武器装备采购信息网和中国政府采购网上发布。
8.招标人联系方式:
单 位:某部
联系人:杨帅
电 话:0816-2463046;18174436629。
附件:
信号处理板卡
技术任务书
编写_____________________________________
校对_____________________________________
审核_____________________________________
批准_____________________________________
目 录
1 项目名称及用途... - 1 -
2 采购目标... - 1 -
3 功能要求... - 1 -
4 质量及安全... - 3 -
5 项目周期与进度... - 3 -
6 验收与售后... - 3 -
7 交付清单... - 4 -
8 其他事宜... - 4 -
项目名称及用途项目名称:信号处理板卡。
项目用途:本项目主要目的在于采购一块信号处理板卡,包括处理板硬件和FPGA、DSP底层驱动。
采购目标具体采购产品如下:
目标 1:1块信号处理板硬件;
目标 2:1套FPGA、DSP底层驱动。
功能要求3.1 信号处理板硬件功能
(1)高性能计算,包括2片FPGA芯片和2片DSP芯片,其中FPGA芯片为Xilinx公司FPGA芯片,单片FPGA芯片乘法器数量不低于2500个,片内块存储不低于35Mb,逻辑单元数量不低于700K;DSP芯片为TI公司TMS320C6678芯片,主频不低于1GHz;FPGA和DSP必须为工业级;
(2)2个FMC接口,HPC标准;
(3)包含辅助FPGA芯片,用于配置DSP芯片启动和板卡辅助数据交互功能;
(4)一个FPGA、一个DSP和一个FMC接口组成一个处理簇;两个处理簇相对独立,处理簇内部FPGA和DSP之间连接通道包括SRIO、EMIF、GPIO接口;FMC接口连接到FPGA上;两个处理簇之间,DSP互联通道包括Hyperlink和PCIE,FPGA互联通道包括GTH和LVDS;
(5)每个FPGA芯片至少连接1路QSFP接口;
(6)每个DSP连接2路RJ45接口,支持千兆网络;
(7)每个FPGA芯片外挂2GB及以上DDR4;每个6678外挂1GB及以上DDR3,64位位宽;
(8)DSP加载启动模式可配置,FPGA为QSPI启动模式。
(9)板载参考时钟可配置,特别是GTH时钟部分;
(10)电源+12VDC,功耗不超过100W。
3.2 FPGA、DSP底层驱动功能
1、FPGA底层驱动
(1)提供板卡测试例程;
(2)FPGA配置DSP芯片启动相关、外部时钟配置、DDR读写访问等程序;
(3)FPGA万兆网收发程序,包括上位机收发测试环境搭建;
(4)FPGA片间GTH数据传输程序;
(5)FPGA与DSP接口程序,包括SRIO、EMIF、GPIO等接口;
(6)提供上述所有功能源码。
2、DSP底层驱动
(1)DSP初始化包括DDR、SRIO、网口等;
(2)DSP与FPGA之间SRIO数据传输及Doorbell中断处理程序;
(3)DSP与FPGA之间EMIF接口程序;
(4)DSP与FPGA之间GPIO及中断处理程序;
(5)DSP多核处理框架、核间通信、数据传输及同步;
(6)DSP之间同步框架;
(7)DSP芯片间Hyperlink数据传输程序。
(8)提供上述所有功能源码。
3、信号闭环传输通路搭建
基于上位机万兆网收发测试环境,实现以下信号传输回路:
(1)上位机数据通过万兆网发送至FPGA1;
(2)FPGA1通过GTH转发部分数据至FPGA2;
(3)FPGA1将数据通过SRIO转发至DSP1;
(4)FPGA2将数据通过SRIO转发至DSP2;
(5)DSP1完成多核任务处理,并将结果1通过SRIO发送至FPGA1;
(6)DSP2完成多核任务处理,并将结果2通过SRIO发送至FPGA2;
(7)FPGA2通过GTH转发结果2至FPGA1;
(8)FPGA1将结果1和结果2通过万兆网转发至上位机;
(9)上位机发送数据帧频不低于1KHz,每帧数据不少于500KB;
(10)板卡发送数据帧频不低于1KHz,每帧数据不少于500KB。
质量及安全(1)在项目设计和开发阶段,要充分考虑有关可靠性、维修性和保障性等“六性”的要求,并积极推行“三化”(通用化、系列化、组合化)方案设计;
(2)应尽可能利用和继承具有良好技术性能并经过设计验证和确认的成熟技术,在保证满足技术要求的前提下,尽可能简化结构;
(3)乙方应对影响生产过程及其产品质量的文件、人员、设备和工装、原材料、方法和环境因素进行控制,确保其处于受控状态;
(4)设计和生产现场使用的有关文件,包括技术文件和图样、工艺文件应是现行有效版本,并做到正确、完整、协调、统一、清晰,做到“文文一致、文实相符”;
(5)外协加工单位必须具有加工、装配能力的人员和设备;
(6)系统研制过程使用的设备、测量装置、工艺装备应符合精度和检验合格的要求。
项目周期与进度合同签订之后75个自然天内完成交付。
验收与售后6.1 包装运输
乙方负责产品运输的包装和安全,将产品运输至甲方指定的交货地点。
6.2 验收
设备验收前乙方准备功能模块测试工具,由甲方组织进行验收。
6.3 售后
(1)乙方应提供至少为期一年的无偿技术服务,包括电话咨询和到甲方现场技术支持;
(2)服务期内乙方为甲方提供成本价硬件维修服务。
交付清单项目成果交付清单如表1所示。
表1项目成果交付清单
其他事宜对于本《任务书》中未涉及的其他技术问题,双方协商解决。
八、凡对本次采购提出询问,请按以下方式联系。
1.采购人信息
名 称:某部
地址: 四川省
联系方式:杨帅;0816-2463046
2.采购代理机构信息
名 称:/
地 址:/
联系方式:/
3.项目联系方式
项目联系人:杨帅
电 话: 0816-2463046
信号处理板卡询价采购公告 采购项目的潜在供应商应在电子邮件:18174436629@139.com获取采购文件,并于2022年01月26日 11点00分(北京时间)前提交响应文件。
一、项目基本情况
项目编号:2022-YJKQDL-W40105001
项目名称:信号处理板卡询价采购公告
采购方式:询价
预算金额:0.0000000 万元(人民币)
最高限价(如有):0.0000000 万元(人民币)
采购需求:
公告类别 | 招标公告 | 招标/中标/更正/其他,从中选择1项。资格预审,竞争性谈判,邀请招标,询价等公告暂作为招标公告类别。 |
密 级 | 公开 | 机密/秘密/公开,从中选择1项。 |
有效截止时间 | 2022-1-21 | 指企事业单位参与截止时间。对于公开招标、资格预审、竞争性谈判、邀请招标、询价等招标公告,有效截止时间指领取标书截止时间;中标公告有效截止时间指公示截止时间;更正公告、其他公告的有效截止时间可根据实际情况填写。格式:2021-01-09 |
项目预算 (万元) | -- | 指该项目的预算金额,单位为“万元”。 |
合同履行期限:5.2.递交资质文件时间:2022年1月21日上午10点前,通过电子邮件向指定邮箱递交资质文件(18174436629@139.com)。
本项目( 不接受 )联合体投标。
二、申请人的资格要求:
1.满足《中华人民共和国政府采购法》第二十二条规定;
2.落实政府采购政策需满足的资格要求:
/
3.本项目的特定资格要求:4.1.具有独立承担民事责任的能力;4.2.具有良好的商业信誉和健全财务状况;4.3.未进入我部以及我部友邻单位招标人黑名单目录、不诚信供应商目录。
三、获取采购文件
时间:2022年01月21日 至 2022年01月21日,每天上午10:00至11:00,下午12:00至12:00。(北京时间,法定节假日除外)
地点:电子邮件:18174436629@139.com
方式:电子邮件:18174436629@139.com
售价:¥0.0 元(人民币)
四、响应文件提交
截止时间:2022年01月26日 11点00分(北京时间)
地点:电子邮件:18174436629@139.com
五、开启
无
六、公告期限
自本公告发布之日起3个工作日。
七、其他补充事宜
信号处理板卡询价采购公告
基本信息:
公告类别 | 招标公告 | 招标/中标/更正/其他,从中选择1项。资格预审,竞争性谈判,邀请招标,询价等公告暂作为招标公告类别。 |
密 级 | 公开 | 机密/秘密/公开,从中选择1项。 |
有效截止时间 | 2022-1-21 | 指企事业单位参与截止时间。对于公开招标、资格预审、竞争性谈判、邀请招标、询价等招标公告,有效截止时间指领取标书截止时间;中标公告有效截止时间指公示截止时间;更正公告、其他公告的有效截止时间可根据实际情况填写。格式:2021-01-09 |
项目预算 (万元) | -- | 指该项目的预算金额,单位为“万元”。 |
一、项目概要
1.项目名称:信号处理板卡。
二、主要内容
依据《中华人民共和国招标投标法》《中华人民共和国招标投标法实施条例》《中国人民解放军装备采购条例》《中国人民解放军装备采购方式与程序管理规定》《中国人民解放军竞争性装备采购管理规定》等有关法律法规要求,某部对以下项目进行询价,欢迎符合资格条件要求的单位参加。现将有关事项通知如下:
2.项目编号:2022-YJKQDL-W40105001
3.采购内容:信号处理板卡。详见附件。
供货周期:详见附件。
交货地点:四川省绵阳市。
4.投标人资格要求:
4.1.具有独立承担民事责任的能力;
4.2.具有良好的商业信誉和健全财务状况;
4.3.未进入我部以及我部友邻单位招标人黑名单目录、不诚信供应商目录。
5.询价文件发售方式和领取时间地点:
5.1.发售方式:领取询价文件前需通过邮件方式提供以下材料进行资质审查(注:所有材料需由一个PDF格式按照以下顺序涵盖,扫描件未加盖公章、字迹模糊均视为无效资质):
(1)营业执照副本复印件加盖公章;
(2)介绍信或法定代表人授权书原件;
(3)购买人或被授权人身份证复印件加盖公章;
(4)售后服务承诺(格式自拟);
(5)提供参加本次采购活动前3年内在经营活动中没有重大违法记录的书面声明。
(6)提供参加本次采购活动前近1年内的财务报表;
(7)提供近一年任意1个月的企业纳税证明文件,依法免税的应提供相应文件说明(格式自拟、复印件加盖投标人公章);
(8)提供有效截止时间前6个月内任意1个月依法缴纳社会保障资金的证明材料(缴费的银行单据或公司所在社保机构开具的证明等,自行编写无效,复印件加盖公章),(依法不需要缴纳社会保障资金的应提供相应说明文件(格式自拟));若参与询价的供应商有授权委托代理人,则必须提供供应商为其缴纳社保的证明材料并加盖投标人公章。
5.2.递交资质文件时间:2022年1月21日上午10点前,通过电子邮件向指定邮箱递交资质文件(18174436629@139.com)。
5.3.询价文件领取时间:2022年1月21日上午10:00-11:00,统一通过电子邮件向投标公司发送询价文件。
5.4.领取地点:甲方通过电子邮件发放询价文件。
6.递交报价文件时间:
公告存在中期更改风险,所以报价时间在后期发放的询价文件中明确。
7.其他要求:
7.1.存储介质免回收;
7.2.设备经安装、试验验证其技术指标满足要求。所有产品到货时,由甲乙双方共同验收。甲方认为有必要的部件,乙方须提供原厂出货单,产品序列号须与出货单一致,且检测报告须与发包参数一致,必要时甲方可要求乙方单位邀请原厂厂商共同验收,不达标的我方将作退货处理;
7.3.本次询价和合同授予以项目为单位,投标人必须就整个项目进行响应,不完整的投标将被拒绝;
7.4.本项目招标文件解释权归采购人所有;
7.5.本项目相关信息在全军武器装备采购信息网和中国政府采购网上发布。
8.招标人联系方式:
单 位:某部
联系人:杨帅
电 话:0816-2463046;18174436629。
附件:
信号处理板卡
技术任务书
编写_____________________________________
校对_____________________________________
审核_____________________________________
批准_____________________________________
目 录
1 项目名称及用途... - 1 -
2 采购目标... - 1 -
3 功能要求... - 1 -
4 质量及安全... - 3 -
5 项目周期与进度... - 3 -
6 验收与售后... - 3 -
7 交付清单... - 4 -
8 其他事宜... - 4 -
项目名称及用途项目名称:信号处理板卡。
项目用途:本项目主要目的在于采购一块信号处理板卡,包括处理板硬件和FPGA、DSP底层驱动。
采购目标具体采购产品如下:
目标 1:1块信号处理板硬件;
目标 2:1套FPGA、DSP底层驱动。
功能要求3.1 信号处理板硬件功能
(1)高性能计算,包括2片FPGA芯片和2片DSP芯片,其中FPGA芯片为Xilinx公司FPGA芯片,单片FPGA芯片乘法器数量不低于2500个,片内块存储不低于35Mb,逻辑单元数量不低于700K;DSP芯片为TI公司TMS320C6678芯片,主频不低于1GHz;FPGA和DSP必须为工业级;
(2)2个FMC接口,HPC标准;
(3)包含辅助FPGA芯片,用于配置DSP芯片启动和板卡辅助数据交互功能;
(4)一个FPGA、一个DSP和一个FMC接口组成一个处理簇;两个处理簇相对独立,处理簇内部FPGA和DSP之间连接通道包括SRIO、EMIF、GPIO接口;FMC接口连接到FPGA上;两个处理簇之间,DSP互联通道包括Hyperlink和PCIE,FPGA互联通道包括GTH和LVDS;
(5)每个FPGA芯片至少连接1路QSFP接口;
(6)每个DSP连接2路RJ45接口,支持千兆网络;
(7)每个FPGA芯片外挂2GB及以上DDR4;每个6678外挂1GB及以上DDR3,64位位宽;
(8)DSP加载启动模式可配置,FPGA为QSPI启动模式。
(9)板载参考时钟可配置,特别是GTH时钟部分;
(10)电源+12VDC,功耗不超过100W。
3.2 FPGA、DSP底层驱动功能
1、FPGA底层驱动
(1)提供板卡测试例程;
(2)FPGA配置DSP芯片启动相关、外部时钟配置、DDR读写访问等程序;
(3)FPGA万兆网收发程序,包括上位机收发测试环境搭建;
(4)FPGA片间GTH数据传输程序;
(5)FPGA与DSP接口程序,包括SRIO、EMIF、GPIO等接口;
(6)提供上述所有功能源码。
2、DSP底层驱动
(1)DSP初始化包括DDR、SRIO、网口等;
(2)DSP与FPGA之间SRIO数据传输及Doorbell中断处理程序;
(3)DSP与FPGA之间EMIF接口程序;
(4)DSP与FPGA之间GPIO及中断处理程序;
(5)DSP多核处理框架、核间通信、数据传输及同步;
(6)DSP之间同步框架;
(7)DSP芯片间Hyperlink数据传输程序。
(8)提供上述所有功能源码。
3、信号闭环传输通路搭建
基于上位机万兆网收发测试环境,实现以下信号传输回路:
(1)上位机数据通过万兆网发送至FPGA1;
(2)FPGA1通过GTH转发部分数据至FPGA2;
(3)FPGA1将数据通过SRIO转发至DSP1;
(4)FPGA2将数据通过SRIO转发至DSP2;
(5)DSP1完成多核任务处理,并将结果1通过SRIO发送至FPGA1;
(6)DSP2完成多核任务处理,并将结果2通过SRIO发送至FPGA2;
(7)FPGA2通过GTH转发结果2至FPGA1;
(8)FPGA1将结果1和结果2通过万兆网转发至上位机;
(9)上位机发送数据帧频不低于1KHz,每帧数据不少于500KB;
(10)板卡发送数据帧频不低于1KHz,每帧数据不少于500KB。
质量及安全(1)在项目设计和开发阶段,要充分考虑有关可靠性、维修性和保障性等“六性”的要求,并积极推行“三化”(通用化、系列化、组合化)方案设计;
(2)应尽可能利用和继承具有良好技术性能并经过设计验证和确认的成熟技术,在保证满足技术要求的前提下,尽可能简化结构;
(3)乙方应对影响生产过程及其产品质量的文件、人员、设备和工装、原材料、方法和环境因素进行控制,确保其处于受控状态;
(4)设计和生产现场使用的有关文件,包括技术文件和图样、工艺文件应是现行有效版本,并做到正确、完整、协调、统一、清晰,做到“文文一致、文实相符”;
(5)外协加工单位必须具有加工、装配能力的人员和设备;
(6)系统研制过程使用的设备、测量装置、工艺装备应符合精度和检验合格的要求。
项目周期与进度合同签订之后75个自然天内完成交付。
验收与售后6.1 包装运输
乙方负责产品运输的包装和安全,将产品运输至甲方指定的交货地点。
6.2 验收
设备验收前乙方准备功能模块测试工具,由甲方组织进行验收。
6.3 售后
(1)乙方应提供至少为期一年的无偿技术服务,包括电话咨询和到甲方现场技术支持;
(2)服务期内乙方为甲方提供成本价硬件维修服务。
交付清单项目成果交付清单如表1所示。
表1项目成果交付清单
序号 | 交付形式 | 名称 | 数量 |
1 | 实物 | 信号处理板卡 | 1套 |
2 | 实物 | FPGA驱动源程序 | 1份 |
3 | 实物 | DSP驱动源程序 | 1份 |
4 | 文档 | 板卡原理图及使用手册 | 1份 |
5 | 文档 | 测试报告 | 1份 |
6 | 文档 | 交付清单 | 1份 |
7 | 文档 | 产品合格证 | 1份 |
其他事宜对于本《任务书》中未涉及的其他技术问题,双方协商解决。
八、凡对本次采购提出询问,请按以下方式联系。
1.采购人信息
名 称:某部
地址: 四川省
联系方式:杨帅;0816-2463046
2.采购代理机构信息
名 称:/
地 址:/
联系方式:/
3.项目联系方式
项目联系人:杨帅
电 话: 0816-2463046
返回顶部