公告摘要
项目编号-
预算金额19.72万元
招标公司江苏科技大学
招标联系人郭老师
中标联系人-
公告正文
江苏科技大学-结果公告(CB102892022000802)
申购单号:CB102892022000802成交总额:197200.0
申购主题:微机组原与结构实验仪器 送货时间:合同签订后7天内送达
采购单位:江苏科技大学 安装要求:免费上门安装(含材料费)
竞价开始时间:2022-10-10 14:58:37 收货地址:
竞价截至时间:2022-10-14 08:07:48
币种:人民币
付款方式:货到验收合格后付款
备注说明:竞价时上传品牌厂家质保证明;服务响应能力:维护服务响应0.5小时,恢复正常使用1小时,提供备件;以往综合业绩参考。
质疑说明:如果对成交结果有异议,请在发布成交结果之日起三个工作日内向采购单位提出质疑。联系方式:郭老师0511-84401118;陈老师0511-84448697;梁老师0511-84402472;
竞价结果:
采购项:微机组原与结构实验仪器 品牌: 西安唐都 型号: TDX-CMX
成交总价:197200.00
成交供应商:江苏科大汇峰科技有限公司
质保及售后服务: 一、所有性能指标必须全部满足,不接受负偏离,不满足按无效响应处理。 二、服务条款:1、镇江本地供应商或本地有售后服务点,三年质保终身保修。2、必须提供原厂针对此项目质保函证明原件。3、三年质保期内每个月上门维保服务,接报修电话后半小时内上门维修。 三、供货期:因评估急需,中标公示7日内须完成安装调试,服务人员必须严格遵守本校疫情防控要求。
技术参数: 一、硬件配置: 1、须具有采用旁通回路三总线结构的运算器与寄存器堆电路单元。 2、微程序控制器和组合逻辑(硬布线)控制器须复合在同一个控制器单元电路中,两种控制器须使用同一组控制信号线。 3、存储器单元须采用双端口存储器电路。 4、CPU内总线电路中须包含指令预取电路和双端口存储控制电路。 5、系统总线须具有中断控制信号INTA、INTR,具有DMA控制信号HOLD、HALD。 6、外部接口电路须集成中断控制器8259、DMA控制器8237、定时计数器8253等接口电路。 7、时序发生器须具有三节拍和四节拍的选择开关,具有三节拍或四节拍的时序信号输出。 8、模型计算机须以各部件电路单元为基础来构造实现。 9、可构造实现复杂指令系统和精简指令系统的模型计算机、重叠结构模型计算机、三级流水结构模型计算机、超标量模型计算机。 10、实验既可与电脑联机调试,也可单机独立调试。 11、不连电脑单机调试时,须要具有单拍、单步、连续三种调试方式的选择,须能对系统主存和控存进行编程、校验的操作。 12、具有系统维护性自检功能、实验电路查错功能。具有系统监控电路、故障检测电路和总线竞争报警电路。其中的实验电路查错功能,能精确检测用户的实验电路连线错误。 13、实验箱采用USB供电。 二、软件配置: 1、须具有基于时序观测窗口的调试界面,可根据实验需要选择需要观测的信号,每一路均有相对应的信号名称,可实时单步显示电路内部各控制信号及数据信号的时序逻辑,不可用逻辑分析仪替代。 2、须具有运算器、存储器、控制器等各部件的实时通路图调试界面。 3、须具有CISC模型机、RISC模型机、指令预取模型机、三级流水结构模型机、超标量流水线模型机的实时通路图调试界面。 4、以上实时调试界面不能是不具有实时调试功能的单纯显示界面,也不能是模拟仿真的演示课件,调试过程中通路图必须要能实时显示各关联控制信号的变化。 5、须具有微程序流程图实时调试界面。 6、须具有交互式微指令设计功能界面,可用鼠标按微指令的每个控制位来修改微指令代码,还可在数据通路图中模拟运行设计修改后的微指令。 7、各种实时通路图调试界面必须具有单拍调试功能,可精确实时观察从部件到整机在每一节拍的运行情况。 三、实验内容: (一)计算机组成原理实验 1)运算器及设计实验 (1)基本运算器实验 (2)超前进位加法器设计实验 (3)阵列乘法器设计实验 2)存储系统及设计实验 (1)静态随机存储器实验 (2)Cache控制器设计实验 3)控制器及设计实验 (1)时序发生器设计实验 (2)微程序控制器实验 4)系统总线与总线接口实验 (1)系统总线和具有基本输入输出功能的总线接口实验 (2)具有中断控制功能的总线接口设计 (3)具有DMA控制功能的总线接口设计 5)模型计算机的设计实验 (1)CPU与简单模型机设计实验 (2)硬布线控制器模型机设计实验 (3)复杂模型机设计实验 6)输入、输出系统实验 (1)具有中断处理功能的模型计算机设计实验 (2)具有DMA处理功能的模型计算机设计实验 (3)典型I/O接口8253扩展设计实验 (二)计算机系统结构实验 1)多通路的运算器和寄存器堆 (1)多通路的运算器和寄存器堆设计实验 2)指令系统设计 (1)基于CISC指令系统的模型机设计实验 (2)基于RISC技术的模型机设计实验 3)存储系统设计 (1)FIFO先进先出存储器实验 (2)CACHE控制器设计实验 4)时间并行性为特征的计算机系统 (1)具有指令预取功能的模型机设计实验 (2)具有三级流水的模型机设计实验 5)指令并行性为特征的计算机系统 (1)具有两条流水线的超标量模型机设计实验

更多咨询报价请点击: https://www.easyjcx.com/#/auction/detail/a1ef44a410e44723bf7912acd5347766
返回顶部