公告摘要
项目编号gy202304284
预算金额4980.00元
标书截止时间-
投标截止时间-
公告正文





项目名称 数字电路虚实结合实验箱采购 项目编号 GY202304284
公告开始日期 2023-09-06 00:28:10 公告截止日期 2023-09-11 01:00:00
采购单位 青岛校区公共(创新)实验教学中心 付款方式 货到验收合格后付款
联系人 中标后在我参与的项目中查看 联系电话 中标后在我参与的项目中查看
签约时间要求 成交后3个工作日内 到货时间要求 签订合同后15天内
预算总价 ¥ 498000.00 + NaN + NaN
发票要求 增值税普通发票 增值税专用发票
含税要求
送货要求
安装要求
收货地址 山东大学青岛校区
供应商资质要求
符合《政府采购法》第二十二条规定的供应商基本条件
公告说明



采购清单1
采购商品 采购数量 计量单位 所属分类
数字电路虚实结合实验箱 100 其他电子和通信测量仪器 无 无

品牌 品牌1 南京润众
型号 RZ9658
品牌2
型号
品牌3
型号
预算单价 ¥ 4980.00
技术参数及配置要求 一、总体要求
1、实验箱需采用主板加模块结构,接插件可靠,便于升级维护;标配带锁紧功能的圆孔DIP插座开发区域,确保实验箱性能稳定。
2、实验箱需具备74系统芯片映射功能,即DIP插座可以插74系列芯片做实验,也可通过人机对话方式在DIP插座上映射74系列芯片,不插芯片也可做实验;
3、实验箱需内置嵌入式逻辑分析仪、DDS信号源,方便学生分析时序逻辑电路性能;
二、详细技术指标
1、需采用主板加模块形式,便于维护和升级; 主板内嵌8寸液晶显示屏,逻辑信号产生模块、逻辑笔模块、逻辑分析仪模块、DDS信号源模块、通信总线接口模块、语音终端模块等;
2、实验模块至少标配:DIP插座模块2块;数码管与LED显示模块;阻容元件与运放模块;AD/DA模块;
3、内嵌不低于8寸液晶,触屏操控,图形化人机交互界面,可自由选择74系列实验芯片;真实完成组合逻辑电路、时序逻辑电路设计与开发,减轻配发、检查芯片的工作量;
4、具备不低于8路逻辑分析仪,分辩率20ns,存贮深度:50K;
5、DDS信号源:正弦波、方波、三角波;正弦波频率:0-100KHZ(可编程);方波和三角波:0-20KHZ(可编程);幅度:0-10Vpp;
6、内置不低于4路消抖正负脉冲输出、16路逻辑电平输出;
7、时钟信号至少包含:1HZ、4HZ、8HZ、10HZ、1KHZ、10KHZ、100KHZ;
8、连续脉冲:100HZ-1MHZ连续可调;
9、课件功能:实时查阅实验内容、任务、注意事项、器件真值表,提高实验效率;存贮拷贝实验结果(时序图、逻辑图)供电子报告上传;
10、支持远程74系统元件库更新,满足不同需求;
11、映射芯片断电保护,下次实验不需重选芯片;
12、DIP插座模块:提供不少于10个DIP插座,每个插座均有芯片映射功能。采用K2A33插孔连线,可靠接触,性能稳定;
13、支持加载FPGA开发软件,每个模块开放至少80个IO口,扩展EDA实验;
14、数码管与LED显示模块:至少8个LED数码管(6个BCD译码,2个不译码)、16个LED指示灯;
15、阻容模块:内置多种电阻电容和电位器,两个运算放大器,满足模数、数模转换、555定时电路所需器件;
16、芯片库必须能够支持学生自行开发设计,设计好的芯片功能可以下载到实验箱进行验证;
17、须提供100个互联网+数字电路在线仿真平台账号,可支撑学生开展线上实验,永久有效。
三、实验类型
基础实验:实验箱的使用;门电路逻辑功能及测试;三态门和OC门的研究;组合逻辑电路(半加器、全加器); 编码器与译码器;数据选择器;触发器及其功能转换;移位寄存器;组合电路中的竞争与冒险;
应用设计实验:逻辑门的应用;计数、译码与显示; MSI计数器的应用;双向移位寄存器应用;累加器的设计;格雷码与自然二进制码转换器;十翻二运算电路设计;555定时器; SRAM存储器; AD模数转换;DA数模转换;信号采集与LED显示数字系统设计;
课程设计实验:莫尔斯电码数发报器;动量程转换的数字频率计;8路彩灯控制器;十字路口的交通灯控制器;数字电子钟逻辑设计;家用电风扇控制逻辑电路设计;鉴向倍频逻辑电路设计;四位二进制乘法器;
EDA实验:基本库元件的原理图设计;基于宏功能模块的原理图设计;基于原理图的计数器设计;用VHDL设计实现模8计数器;用VHDL设计实现常用组合逻辑电路;用VHDL设计常用时序电路
四、其他:需出具原产授权函。
参考链接
售后服务 服务网点:不限;质保期限:3年;响应期限:报修后4小时;



2023-09-06 00:28:10
返回顶部